色偷偷偷久久伊人大杳蕉,色爽交视频免费观看,欧美扒开腿做爽爽爽a片,欧美孕交alscan巨交xxx,日日碰狠狠躁久久躁蜜桃

電子工程網(wǎng)

標題: 如何理解CPLD宏單元中的"共享乘積項"? [打印本頁]

作者: xjb37    時間: 2011-8-7 11:13
標題: 如何理解CPLD宏單元中的"共享乘積項"?
altera的max7000系列CPLD。
看了很多教材和參考,就只有介紹"共享乘積項"。沒有具體的應(yīng)用"共享乘積項"的例子。如下:
1) 共享擴展項
   每個 LAB 有 16 個共享擴展項。 共享擴展項就是由每個宏單元提供一個未使用的乘積項, 并將它們反相后反饋到邏輯陣列, 便于集中使 用。 每個共享擴展乘積項可被 LAB 內(nèi)任何 ( 或全部 ) 宏單元使用和共享, 以實現(xiàn)復雜的邏輯函數(shù)。 采用共享擴展項后會增加一個短的延 時。
誰能給我舉一個使用"共享乘積項"的例子,或者是解釋一下,為什么通過乘積項共享就能夠"實現(xiàn)復雜的邏輯函數(shù)"?十分感謝!
給出共享乘積項結(jié)構(gòu)圖片。
作者: McuPlayer    時間: 2011-8-13 01:23
CPLD之所以比FPGA可控性好,是因為其結(jié)構(gòu)是基于與陣列和乘積項陣列的。
隨著工藝的發(fā)展,CPLD有了更多的宏單元,以完成邏輯功能,在一定程度上替代FPGA

CPLD對乘積項的使用,是比較浪費的,當然也獲取了可預估的延時等優(yōu)點
為了提高效率,就把乘積項的資源用在宏單元上
但是,需要它的時候,它又搖身一變,成了乘積項




歡迎光臨 電子工程網(wǎng) (http://www.54549.cn/) Powered by Discuz! X3.4