色偷偷偷久久伊人大杳蕉,色爽交视频免费观看,欧美扒开腿做爽爽爽a片,欧美孕交alscan巨交xxx,日日碰狠狠躁久久躁蜜桃

x
x
查看: 23120|回復: 18
打印 上一主題 下一主題

[提問] 幾種電源地之間的區(qū)別

[復制鏈接]
跳轉(zhuǎn)到指定樓層
樓主
發(fā)表于 2013-1-21 23:07:11 | 只看該作者 |只看大圖 回帖獎勵 |倒序瀏覽 |閱讀模式
在畫電路圖時,想問下幾種地之間的區(qū)別?
power-GND   singal-GND  GND

電源地 信號地 數(shù)字地  模擬地等等。

謝謝了。
沙發(fā)
發(fā)表于 2013-2-1 22:34:12 | 只看該作者
0歐姆對電路故障點的分析很有好處!
板凳
發(fā)表于 2013-2-19 14:16:53 | 只看該作者
復雜····
地板
發(fā)表于 2013-1-28 19:09:18 | 只看該作者
只是理論上這樣說,實際中遇到的,還是很難處理,有些情況不是像理想中的那樣。。。
地下室
發(fā)表于 2013-1-31 06:42:21 | 只看該作者
零歐姆電阻并不是為了降低成本,要是真為了降低成本,直接用銅皮聯(lián)通既可以省去零歐姆電阻錢,又可以省去焊接費用。零歐姆電阻的真正作用是在pcb電路設計時要把不同的地區(qū)分開來鋪設,而地的設計要點主要就是要將地的連通性保證好,如果真正可以把這個地平面(包括各種地)的聯(lián)通阻抗降低到零歐姆的話,包括高頻阻抗和直流電阻都能夠降低到零歐姆,那就形不成什么干擾了,所有的干擾基本上都是因為I×R=V造成的,如果R=0了,自然就沒有V了,所謂干擾不就是在有效的信號上疊加了不該有的電壓了嗎!
6
發(fā)表于 2013-2-2 23:00:12 | 只看該作者
我們這邊沒要求一定要分割呢,主要還是要隔離好,在地層開槽
7
發(fā)表于 2013-2-3 15:41:53 | 只看該作者
各種地之間加磁珠隔離,有時會帶來干擾,需與具體電路相結(jié)合。
8
發(fā)表于 2013-1-24 09:14:46 | 只看該作者
protel原理圖中的 power-GND   singal-GND  GND 是人為劃分的電氣網(wǎng)絡標簽,和VCC一樣具有電源屬性,除此之外和其他任意電氣節(jié)點的網(wǎng)絡標簽定義沒什么不同
9
發(fā)表于 2013-1-24 13:30:15 | 只看該作者
電源與信號電源???
10
發(fā)表于 2013-1-25 08:04:18 | 只看該作者
學習了
11
發(fā)表于 2013-1-21 23:58:53 | 只看該作者
在電路中,任何信號或者電源都是有回路的,這個回路的終點就是地。
關(guān)于你提出來的這幾個地的區(qū)別,你是指邏輯符號區(qū)別還是在實際使用的區(qū)別?
電源地,一般是指在DCDC輸入端的地,這個地有可能噪聲比較大,或者別的情況不能和DCDC的輸出端共地而區(qū)分的。
數(shù)字地模擬地故名思意,就是數(shù)字信號或者是模擬信號的回路呀,因為模擬信號的地更為敏感,所以有區(qū)別于數(shù)字地。
12
發(fā)表于 2013-1-22 08:46:26 | 只看該作者
給RP兄弟補充一下:
1、有些產(chǎn)品為了隔絕各個不同回路之間的噪聲干擾,通常會在不同的地之間用磁珠隔離開來。
     磁珠是一種鐵氧體材料構(gòu)建的電感,具有通低頻阻高頻的效果,在電路中相當于一個低通濾波器,主要用來濾除高頻噪聲的。

2、通常來說,模擬信號最怕高頻噪聲干擾,由其是RF回路、ADC回路,這類回路的地端一般都要加上磁珠進行隔離。

3、基于這個原理,實際上地線的劃分就遠不止模擬地、數(shù)字地、電源地這么簡單,往往是根據(jù)需要而劃分,比如RFG(射頻回路地)、系統(tǒng)地、ADG(AD采樣回路地)、DAG(DA輸出回路地)等等,根據(jù)具體的電路需要、噪聲的實際狀況而區(qū)分。

4、當然,為了節(jié)省成本,往往也有用一顆0Ω電阻代替磁珠的,那就另當別論了,呵呵。  
13
發(fā)表于 2013-1-22 08:56:30 | 只看該作者
樓上兩位說的很詳細。
14
發(fā)表于 2013-1-22 10:33:28 | 只看該作者
爛菊文,給你糾正一下。地最主要是保證連續(xù)性,你東一片,西一片掰開,最后地平面會波濤胸涌。地線,波大不好。
最重要一點,地線分割,不能破壞連續(xù)性。否者,會引起波大,波大,你爽了,其他IC不爽。

  當年做技術(shù)的時候,面試別人都知道地線分割,就像lz兩位那樣。但是很少知道如何分割,是掰開弄好,還是合上弄好。
15
發(fā)表于 2013-1-22 10:48:38 | 只看該作者
謝謝指教!  
16
 樓主| 發(fā)表于 2013-1-22 17:18:34 | 只看該作者
謝謝各位大俠的幫助,在altium designer 中畫原理圖時用到的幾個地,能說下嗎?
17
發(fā)表于 2013-1-22 17:27:27 | 只看該作者
低的接地電阻很重要
18
發(fā)表于 2013-4-23 08:56:03 | 只看該作者
受教育了!。。。。。。。。!

謝謝.jpg (8.96 KB)

謝謝.jpg
19
發(fā)表于 2015-2-4 15:08:12 | 只看該作者
支持一下
您需要登錄后才可以回帖 登錄 | 立即注冊

本版積分規(guī)則

關(guān)于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權(quán)所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
快速回復 返回頂部 返回列表