色偷偷偷久久伊人大杳蕉,色爽交视频免费观看,欧美扒开腿做爽爽爽a片,欧美孕交alscan巨交xxx,日日碰狠狠躁久久躁蜜桃

x
x
查看: 3037|回復(fù): 0
打印 上一主題 下一主題

[提問] FPGA相關(guān)問題疑問

[復(fù)制鏈接]
跳轉(zhuǎn)到指定樓層
樓主
發(fā)表于 2013-12-27 19:51:41 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
關(guān)鍵詞: FPGA , related , ISSUE
想請問一下:
1. FPGA裝入軟核ARM之后,為什么不如直接集成一個硬核(物理層IP)速度來的快呢?比如我們常說的SOC。
2. FPGA能夠支持一些高速SEDES,是相關(guān)的RTL直接寫入后,F(xiàn)PGA利用系統(tǒng)資源自動綜合,然后就可以了嗎?還是要制定一些特別的IO BLOCK?
3. PLL可以很快嗎?如供給軟核ARM的速度一般受什么限制?供給SEDES的呢?普通IO BLOCK呢?
4. FPGA里面的IO block都是等價的嗎?有高速和低俗模塊的區(qū)別嗎?還是只是選擇不同的IO TYPE就可以了。
您需要登錄后才可以回帖 登錄 | 立即注冊

本版積分規(guī)則

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權(quán)所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
快速回復(fù) 返回頂部 返回列表