色偷偷偷久久伊人大杳蕉,色爽交视频免费观看,欧美扒开腿做爽爽爽a片,欧美孕交alscan巨交xxx,日日碰狠狠躁久久躁蜜桃

x
x

PCB設(shè)計(jì)大神105個(gè)經(jīng)驗(yàn)總結(jié)(上)

發(fā)布時(shí)間:2018-4-9 11:05    發(fā)布者:板兒妹0517
PCB設(shè)計(jì)大神105個(gè)經(jīng)驗(yàn)總結(jié)

電子產(chǎn)品設(shè)計(jì)中,PCB布局布線是最重要的一步,PCB布局布線的好壞將直接影響電路的性能,F(xiàn)在,雖然有很多軟件可以實(shí)現(xiàn)PCB自動(dòng)布局布線,但是隨著信號(hào)頻率不斷提升,很多時(shí)候,工程師需要了解有關(guān)PCB布局布線的最基本的原則和技巧,這樣才可以讓自己的設(shè)計(jì)完美無(wú)缺,《PCB(印制電路板)布局布線100問(wèn)》涵蓋了PCB布局布線的相關(guān)基本原理和設(shè)計(jì)技巧,以問(wèn)答形式解答了有關(guān)PCB布局布線方面的疑難問(wèn)題,對(duì)于PCB設(shè)計(jì)人員來(lái)說(shuō)是非常難實(shí)用讀物,歡迎大家在此基礎(chǔ)上補(bǔ)充內(nèi)容并完善。

1[問(wèn)]高頻信號(hào)布線時(shí)要注意哪些問(wèn)題?

1.信號(hào)線的阻抗匹配;

2.與其他信號(hào)線的空間隔離;

3.對(duì)于數(shù)字高頻信號(hào),差分線效果會(huì)更好;

2[問(wèn)] 在布板時(shí),如果線密,過(guò)孔就可能要多,當(dāng)然就會(huì)影響板子的電氣性能,請(qǐng)問(wèn)怎樣提高板子的電氣性能?

對(duì)于低頻信號(hào),過(guò)孔不要緊,高頻信號(hào)盡量減少過(guò)孔。如果線多可以考慮多層板;

3[問(wèn)]是不是板子上加的去耦電容越多越好?

去耦電容需要在合適的位置加合適的值。例如,在你的模擬器件的供電端口就進(jìn)加,并且需要用不同的電容值去濾除不同頻率的雜散信號(hào);

4[問(wèn)]一個(gè)好的板子它的標(biāo)準(zhǔn)是什么?

布局合理、功率線功率冗余度足夠、高頻阻抗阻抗、低頻走線簡(jiǎn)潔.

5[問(wèn)]通孔和盲孔對(duì)信號(hào)的差異影響有多大?應(yīng)用的原則是什么?

采用盲孔或埋孔是提高多層板密度、減少層數(shù)和板面尺寸的有效方法,并大大減少了鍍覆通孔的數(shù)量。但相比較而言,通孔在工藝上好實(shí)現(xiàn),成本較低,所以一般設(shè)計(jì)中都使用通孔。

6[問(wèn)]在涉及模擬數(shù)字混合系統(tǒng)的時(shí)候,有人建議電層分割,地平面采取整片敷銅,也有人建議電地層都分割,不同的地在電源源端點(diǎn)接,但是這樣對(duì)信號(hào)的回流路徑就遠(yuǎn)了,具體應(yīng)用時(shí)應(yīng)如何選擇合適的方法?

如果你有高頻>20MHz信號(hào)線,并且長(zhǎng)度和數(shù)量都比較多,那么需要至少兩層給這個(gè)模擬高頻信號(hào)。一層信號(hào)線、一層大面積地,并且信號(hào)線層需要打足夠的過(guò)孔到地。這樣的目的是:

1、對(duì)于模擬信號(hào),這提供了一個(gè)完整的傳輸介質(zhì)和阻抗匹配;

2、地平面把模擬信號(hào)和其他數(shù)字信號(hào)進(jìn)行隔離;

3、地回路足夠小,因?yàn)槟愦蛄撕芏噙^(guò)孔,地有是一個(gè)大平面。

7[問(wèn)]在電路板中,信號(hào)輸入插件在PCB最左邊沿,MCU在靠右邊,那么在布局時(shí)是把穩(wěn)壓電源芯片放置在靠近接插件(電源IC輸出5V經(jīng)過(guò)一段比較長(zhǎng)的路徑才到達(dá)MCU),還是把電源IC放置到中間偏右(電源IC的輸出5V的線到達(dá)MCU就比較短,但輸入電源線就經(jīng)過(guò)比較長(zhǎng)一段PCB板)?或是有更好的布局 ?

首先你的所謂信號(hào)輸入插件是否是模擬器件?如果是是模擬器件,建議你的電源布局應(yīng)盡量不影響到模擬部分的信號(hào)完整性.因此有幾點(diǎn)需要考慮(1)首先你的穩(wěn)壓電源芯片是否是比較干凈,紋波小的電源.對(duì)模擬部分的供電,對(duì)電源的要求比較高.(2)模擬部分和你的MCU是否是一個(gè)電源,在高精度電路的設(shè)計(jì)中,建議把模擬部分和數(shù)字部分的電源分開(kāi).(3)對(duì)數(shù)字部分的供電需要考慮到盡量減小對(duì)模擬電路部分的影響.

8[問(wèn)]在高速信號(hào)鏈的應(yīng)用中,對(duì)于多ASIC都存在模擬地和數(shù)字地,究竟是采用地分割,還是不分割地?既有準(zhǔn)則是什么?哪種效果更好?

迄今為止,沒(méi)有定論。一般情況下你可以查閱芯片的手冊(cè)。ADI所有混合芯片的手冊(cè)中都是推薦你一種接地的方案,有些是推薦公地、有些是建議隔離地。這取決于芯片設(shè)計(jì)。

9[問(wèn)]何時(shí)要考慮線的等長(zhǎng)?如果要考慮使用等長(zhǎng)線的話,兩根信號(hào)線之間的長(zhǎng)度之差最大不能超過(guò)多少?如何計(jì)算?

差分線計(jì)算思路:如果你傳一個(gè)正弦信號(hào),你的長(zhǎng)度差等于它傳輸波長(zhǎng)的一半是,相位差就是180度,這時(shí)兩個(gè)信號(hào)就完全抵消了。所以這時(shí)的長(zhǎng)度差是最大值。以此類推,信號(hào)線差值一定要小于這個(gè)值。

10[問(wèn)]高速中的蛇形走線,適合在那種情況?有什么缺點(diǎn)沒(méi),比如對(duì)于差分走線,又要求兩組信號(hào)是正交的。

蛇形走線,因?yàn)閼?yīng)用場(chǎng)合不同而具不同的作用:

(1)如果蛇形走線在計(jì)算機(jī)板中出現(xiàn),其主要起到一個(gè)濾波電感和阻抗匹配的作用,提高電路的抗干擾能力。計(jì)算機(jī)主機(jī)板中的蛇形走線,主要用在一些時(shí)鐘信號(hào)中,如PCI-Clk,AGPCIK,IDE,DIMM等信號(hào)線。

(2)若在一般普通PCB板中,除了具有濾波電感的作用外,還可作為收音機(jī)天線的電感線圈等等。如2.4G的對(duì)講機(jī)中就用作電感。

(3)對(duì)一些信號(hào)布線長(zhǎng)度要求必須嚴(yán)格等長(zhǎng),高速數(shù)字PCB板的等線長(zhǎng)是為了使各信號(hào)的延遲差保持在一個(gè)范圍內(nèi),保證系統(tǒng)在同一周期內(nèi)讀取的數(shù)據(jù)的有效性(延遲差超過(guò)一個(gè)時(shí)鐘周期時(shí)會(huì)錯(cuò)讀下一周期的數(shù)據(jù))。如INTELHUB架構(gòu)中的HUBLink,一共13根,使用233MHz的頻率,要求必須嚴(yán)格等長(zhǎng),以消除時(shí)滯造成的隱患,繞線是惟一的解決辦法。一般要求延遲差不超過(guò)1/4時(shí)鐘周期,單位長(zhǎng)度的線延遲差也是固定的,延遲跟線寬、線長(zhǎng)、銅厚、板層結(jié)構(gòu)有關(guān),但線過(guò)長(zhǎng)會(huì)增大分布電容和分布電感,使信號(hào)質(zhì)量有所下降。所以時(shí)鐘IC引腳一般都接;" 端接,但蛇形走線并非起電感的作用。相反地,電感會(huì)使信號(hào)中的上升沿中的高次諧波相移,造成信號(hào)質(zhì)量惡化,所以要求蛇形線間距最少是線寬的兩倍。信號(hào)的上升時(shí)間越小,就越易受分布電容和分布電感的影響。

(4)蛇形走線在某些特殊的電路中起到一個(gè)分布參數(shù)的LC濾波器的作用。

11[問(wèn)]在設(shè)計(jì)PCB時(shí),如何考慮電磁兼容性EMC/EMI,具體需要考慮哪些方面?采取哪些措施?

好的EMI/EMC 設(shè)計(jì)必須一開(kāi)始布局時(shí)就要考慮到器件的位置, PCB 疊層的安排,重要聯(lián)機(jī)的走法, 器件的選擇等。 例如時(shí)鐘產(chǎn)生器的位置盡量不要靠近對(duì)外的連接器,高速信號(hào)盡量走內(nèi)層并注意特性阻抗匹配與參考層的連續(xù)以減少反射,器件所推的信號(hào)之斜率(slew rate)盡量小以減低高頻成分,選擇去耦合(decoupling/bypass)電容時(shí)注意其頻率響應(yīng)是否符合需求以降低電源層噪聲。 另外,注意高頻信號(hào)電流之回流路徑使其回路面積盡量小(也就是回路阻抗loop impedance 盡量小)以減少輻射, 還可以用分割地層的方式以控制高頻噪聲的范圍,最后,適當(dāng)?shù)倪x擇PCB 與外殼的接地點(diǎn)(chassis ground)。

12[問(wèn)]請(qǐng)問(wèn)射頻寬帶電路PCB的傳輸線設(shè)計(jì)有何需要注意的地方?傳輸線的地孔如何設(shè)置比較合適,阻抗匹配是需要自己設(shè)計(jì)還是要和PCB加工廠家合作?

這個(gè)問(wèn)題要考慮很多因素.比如PCB材料的各種參數(shù),根據(jù)這些參數(shù)最后建立的傳輸線模型,器件的參數(shù)等.阻抗匹配一般要根據(jù)廠家提供的資料來(lái)設(shè)計(jì)

13[問(wèn)]在模擬電路和數(shù)字電路并存的時(shí)候,如一半是FPGA單片機(jī)數(shù)字電路部分,另一半是DAC和相關(guān)放大器的模擬電路部分。各種電壓值的電源較多,遇到數(shù)模雙方電路都要用到的電壓值的電源,是否可以用共同的電源,在布線和磁珠布置上有什么技巧?

一般不建議這樣使用.這樣使用會(huì)比較復(fù)雜,也很難調(diào)試.

14[問(wèn)]您好,請(qǐng)問(wèn)在進(jìn)行高速多層PCB設(shè)計(jì)時(shí),關(guān)于電阻電容等器件的封裝的選擇的,主要依據(jù)是什么?常用那些封裝,能否舉幾個(gè)例子。

0402是手機(jī)常用;0603是一般高速信號(hào)的模塊常用;依據(jù)是封裝越小寄生參數(shù)越小,當(dāng)然不同廠家的相同封裝在高頻性能上有很大差異。建議你在關(guān)鍵的位置使用高頻專用元件。

15[問(wèn)]一般在設(shè)計(jì)中雙面板是先走信號(hào)線還是先走地線?

這個(gè)要綜合考慮.在首先考慮布局的情況下,考慮走線.

16[問(wèn)]在進(jìn)行高速多層PCB設(shè)計(jì)時(shí),最應(yīng)該注意的問(wèn)題是什么?能否做詳細(xì)說(shuō)明問(wèn)題的解決方案。

最應(yīng)該注意的是你的層的設(shè)計(jì),就是信號(hào)線、電源線、地、控制線這些你是如何劃分在每個(gè)層的。一般的原則是模擬信號(hào)和模擬信號(hào)地至少要保證單獨(dú)的一層。電源也建議用單獨(dú)一層。

17[問(wèn)]請(qǐng)問(wèn)具體何時(shí)用2層板,4層板,6層板在技術(shù)上有沒(méi)有嚴(yán)格的限制?(除去體積原因)是以CPU的頻率為準(zhǔn)還是其和外部器件數(shù)據(jù)交互的頻率為準(zhǔn)?

采用多層板首先可以提供完整的地平面,另外可以提供更多的信號(hào)層,方便走線。對(duì)于CPU要去控制外部存儲(chǔ)器件的應(yīng)用,應(yīng)以交互的頻率為考慮,如果頻率較高,完整的地平面是一定要保證的,此外信號(hào)線最好要保持等長(zhǎng)。

18[問(wèn)]PCB布線對(duì)模擬信號(hào)傳輸?shù)挠绊懭绾畏治觯绾螀^(qū)分信號(hào)傳輸過(guò)程中引入的噪聲是布線導(dǎo)致還是運(yùn)放器件導(dǎo)致。

這個(gè)很難區(qū)分,只能通過(guò)PCB布線來(lái)盡量減低布線引入額外噪聲。

19[問(wèn)]最近我學(xué)習(xí)PCB的設(shè)計(jì),對(duì)高速多層PCB來(lái)說(shuō),電源線、地線和信號(hào)線的線寬設(shè)置為多少是合適的,常用設(shè)置是怎樣的,能舉例說(shuō)明嗎?例如工作頻率在300Mhz的時(shí)候該怎么設(shè)置?

300MHz的信號(hào)一定要做阻抗仿真計(jì)算出線寬和線和地的距離; 電源線需要根據(jù)電流的大小決定線寬 地在混合信號(hào)PCB時(shí)候一般就不用“線”了,而是用整個(gè)平面,這樣才能保證回路電阻最小,并且信號(hào)線下面有一個(gè)完整的平面

20[問(wèn)]請(qǐng)問(wèn)怎樣的布局才能達(dá)到最好的散熱效果?

PCB中熱量的來(lái)源主要有三個(gè)方面:(1)電子元器件的發(fā)熱;(2)P c B本身的發(fā)熱;(3)其它部分傳來(lái)的熱。在這三個(gè)熱源中,元器件的發(fā)熱量最大,是主要熱源,其次是PCB板產(chǎn)生的熱,外部傳入的熱量取決于系統(tǒng)的總體熱設(shè)計(jì),暫時(shí)不做考慮。 那么熱設(shè)計(jì)的目的是采取適當(dāng)?shù)拇胧┖头椒ń档驮骷臏囟群蚉CB板的溫度,使系統(tǒng)在合適的溫度下正常工作。主要是通過(guò)減小發(fā)熱,和加快散熱來(lái)實(shí)現(xiàn)。

21[問(wèn)]可否解釋下線寬和與之匹配的過(guò)孔的大小比例關(guān)系?

這個(gè)問(wèn)題很好,很難說(shuō)有一個(gè)簡(jiǎn)單的比例關(guān)系,因?yàn)樗麅傻哪M不一樣。一個(gè)是面?zhèn)鬏斠粋(gè)是環(huán)狀傳輸。您可以在網(wǎng)上找一個(gè)過(guò)孔的阻抗計(jì)算軟件,然后保持過(guò)孔的阻抗和傳輸線的阻抗一致就行。

22[問(wèn)]在一塊普通的有一MCU控制的PCB電路板中,但沒(méi)大電流高速信號(hào)等要求不是很高,那么在PCB的四周最外的邊沿是否鋪一層地線把整個(gè)電路板包起來(lái)會(huì)比較好?

一般來(lái)講,就鋪一個(gè)完整的地就可以了。

23[問(wèn)]1、我知道AD轉(zhuǎn)換芯片下面要做模擬地和數(shù)字地的單點(diǎn)連接,但如果板上有多個(gè)AD轉(zhuǎn)換芯片的情況下怎么處理呢?2、多層電路板中,多路開(kāi)關(guān)(multiplexer)切換模擬量采樣時(shí),需要像AD轉(zhuǎn)換芯片那樣把模擬部分和數(shù)字部分分開(kāi)嗎?

1、幾個(gè)ADC盡量放在一起,模擬地?cái)?shù)字地在ADC下方單點(diǎn)連接; 2、取決于MUX與ADC的切換速度,一般ADC的速度會(huì)高于MUX,所以建議放在ADC下方。當(dāng)然,保險(xiǎn)起見(jiàn),可以在MUX下方也放一個(gè)磁珠的封裝,調(diào)試時(shí)視具體情況來(lái)選擇在哪進(jìn)行單點(diǎn)連接。

24[問(wèn)]在常規(guī)的網(wǎng)絡(luò)電路設(shè)計(jì)中,有的采用把幾個(gè)地連在一起,又這樣的用法嗎?為什么?謝謝!

不是很清楚您的問(wèn)題。對(duì)于混合系統(tǒng)肯定會(huì)有幾種類型的地,最終是會(huì)在一點(diǎn)將其連接一起,這樣做的目的是等電勢(shì)。大家需要一個(gè)共同的地電平做參考。

25[問(wèn)]PCB中的模擬部分和數(shù)字部分、模擬地和數(shù)字地如何有效處理,多謝!

模擬電路和數(shù)字電路要分開(kāi)區(qū)域放置,使得模擬電路的回流在模擬電路區(qū)域,數(shù)字的在數(shù)字區(qū)域內(nèi),這樣數(shù)字就不會(huì)影響到模擬。模擬地和數(shù)字地處理的出發(fā)點(diǎn)是類似的,不能讓數(shù)字信號(hào)的回流流到模擬地上去。

26[問(wèn)]模擬電路和數(shù)字電路在PCB板設(shè)計(jì)時(shí),對(duì)地線的設(shè)計(jì)有哪些不同?需要注意哪些問(wèn)題?

模擬電路對(duì)地的主要要求是,完整、回路小、阻抗匹配。數(shù)字信號(hào)如果低頻沒(méi)有特別要求;如果速度高,也需要考慮阻抗匹配和地完整。

27[問(wèn)]去耦電容一般有兩個(gè),0.1和10的,如果面積比較緊張的情況話,如何放置兩個(gè)電容,哪個(gè)放置背面好些?

要根據(jù)具體的應(yīng)用和針對(duì)什么芯片來(lái)設(shè)計(jì)

28[問(wèn)]請(qǐng)問(wèn)老師,射頻電路中,經(jīng)常會(huì)出現(xiàn)IQ兩路信號(hào),請(qǐng)問(wèn)這兩根線的長(zhǎng)度是否需要一樣?

在射頻電路里盡量使用一樣的

29[問(wèn)]高頻信號(hào)電路的設(shè)計(jì)與普通電路設(shè)計(jì)有什么不同嗎?能以走線設(shè)計(jì)為例簡(jiǎn)單說(shuō)明一下嗎?

高頻電路設(shè)計(jì)要考慮很多參數(shù)的影響,在高頻信號(hào)下,很多普通電路可以忽略的參數(shù)不能忽略,因此可能要考慮到傳輸線效應(yīng) 。

30[問(wèn)]高速PCB,布線過(guò)程中過(guò)孔的避讓如何處理,有什么好的建議?

高速PCB,最好少打過(guò)孔,通過(guò)增加信號(hào)層來(lái)解決需要增加過(guò)孔的需求。

31[問(wèn)]PCB板設(shè)計(jì)中電源走線的粗細(xì)如何選?有什么規(guī)則嗎?

可以參考:0.15×線寬(mm)=A,也需要考慮銅厚

32[問(wèn)]數(shù)字電路和模擬電路在同一塊多層板上時(shí),模擬地和數(shù)字地要不要排到不同的層上?

不需要這樣做,但模擬電路和數(shù)字電路要分開(kāi)放置。

33[問(wèn)]一般數(shù)字信號(hào)傳輸時(shí)最多幾個(gè)過(guò)孔比較合適?(120Mhz以下的信號(hào))

最好不要超過(guò)兩個(gè)過(guò)孔。

34[問(wèn)]在即有模擬電路又有數(shù)字電路的電路中,PCB板設(shè)計(jì)時(shí)如何避免互相干擾問(wèn)題?

模擬電路如果匹配合理輻射很小,一般是被干擾。干擾源來(lái)自器件、電源、空間和PCB; 數(shù)字電路由于頻率分量很多,所以肯定是干擾源。解決方法一般是,合理器件的布局、電源退偶、PCB分層,如果干擾特點(diǎn)大或者模擬部分非常敏感,可以考慮用屏蔽罩 。

35[問(wèn)]對(duì)于高速線路板,到處都可能存在寄生參數(shù),面對(duì)這些寄生參數(shù),我們是精確各種參數(shù)然后再來(lái)消除,還是采用經(jīng)驗(yàn)方法來(lái)解決?應(yīng)該如何平衡這種效率與性能的問(wèn)題?

一般來(lái)說(shuō)要分析寄生參數(shù)對(duì)于電路性能的影響.如果影響不能忽略,就一定要考慮解決和消除。

36[問(wèn)]多層板布局時(shí)要注意哪些事項(xiàng)?

多層板布局時(shí),因?yàn)殡娫春偷貙釉趦?nèi)層,要注意不要有懸浮的地平面或電源平面,另外要確保打到地上的過(guò)孔確實(shí)連到了地平面上,最后是要為一些重要的信號(hào)加一些測(cè)試點(diǎn),方便調(diào)試的時(shí)候進(jìn)行測(cè)量。

37[問(wèn)]如何避免高速信號(hào)的crosstalk?

可以讓信號(hào)線離的遠(yuǎn)一些,避免走平行線,通過(guò)鋪地或加保護(hù)來(lái)起到屏蔽作用,等等。

38[問(wèn)]請(qǐng)問(wèn)在多層板設(shè)計(jì)中經(jīng)常會(huì)用到電源平面,可是在雙層板中需要設(shè)計(jì)電源平面嗎?

很難,因?yàn)槟愀鞣N信號(hào)線在雙層布局已經(jīng)差不多了

39[問(wèn)]PCB板的厚度對(duì)電路有什么影響嗎?一般是如何選取的?

厚度在作阻抗匹配時(shí)比較重要,PCB廠商會(huì)詢問(wèn)阻抗匹配是在板厚為多少時(shí)進(jìn)行計(jì)算的,PCB廠商會(huì)根據(jù)你的要求進(jìn)行制作。

40[問(wèn)]地平面可以使信號(hào)最小回路,但是也會(huì)和信號(hào)線產(chǎn)生寄生電容,這個(gè)應(yīng)該怎么取舍?

要看寄生電容對(duì)信號(hào)是否有不可忽略的影響.如果不可忽略,那就要重新考慮

41[問(wèn)]LDO輸出當(dāng)做數(shù)字電源還是模擬電源意思是數(shù)字跟模擬哪個(gè)先接電源輸出好 ?

如果想用一個(gè)LDO來(lái)為數(shù)字和模擬提供電源,建議先接模擬電源,模擬電源經(jīng)過(guò)LC濾波后,為數(shù)字電源。

42[問(wèn)]請(qǐng)問(wèn)應(yīng)該在模擬Vcc和數(shù)字Vcc之間用磁珠,還是應(yīng)該在模擬地和數(shù)字地之間用磁珠呢 ?

模擬VCC經(jīng)過(guò)LC濾波后得到數(shù)字VCC,模擬地和數(shù)字地間用磁珠。

43[問(wèn)]LVDS等差分信號(hào)線如何布線?

一般需要注意:所有布線包括周圍的器件擺放、地平面都需要對(duì)稱。

44[問(wèn)]一個(gè)好的PCB設(shè)計(jì),需要做到自身盡量少的向外發(fā)射電磁輻射,還要防止外來(lái)的電磁輻射對(duì)自身的干擾,請(qǐng)問(wèn)防止外來(lái)的電磁干擾,電路需要采取哪些措施呢?

最好的方法是屏蔽,阻止外部干擾進(jìn)入。電路上,比如有INA時(shí),需要在INA前加RFI濾器濾除RF干擾。

45[問(wèn)]采用高時(shí)鐘頻率的快速集成電路芯片電路,在PCB板設(shè)計(jì)時(shí)如何來(lái)解決傳輸線效應(yīng)的問(wèn)題?

這個(gè)快速集成電路芯片是什么芯片?如果是數(shù)字芯片,一般不用考慮.如果是模擬芯片,要看傳輸線效應(yīng)是否大到影響芯片的性能 。

46[問(wèn)]在一個(gè)多層的PCB設(shè)計(jì)中,是否還需要覆銅呢?如果覆銅的話應(yīng)該將其連接到哪一層?

如果內(nèi)部有完整的地平面和電源平面,則頂層和底層可以不敷銅。

47[問(wèn)]在高速多層PCB設(shè)計(jì)時(shí),進(jìn)行阻抗仿真一般怎么進(jìn)行,利用什么軟件?有什么要特別注意的問(wèn)題嗎?

你可以采用Multisim軟件來(lái)仿真電阻電容效應(yīng)。

48[問(wèn)]有些器件的引腳較細(xì),但是PCB板上走線較粗,連接后會(huì)不會(huì)造成阻抗不匹配的問(wèn)題?如果有該如何解決?

要看是什么器件.而且器件的阻抗一般在數(shù)據(jù)手冊(cè)上給出,一般和引腳粗細(xì)關(guān)系不大

49[問(wèn)]差分線一般都需要等長(zhǎng)如果實(shí)在在LAYOUT中有困難實(shí)現(xiàn),是否有其他補(bǔ)救措施?

可以通過(guò)走蛇形線來(lái)解決等長(zhǎng)的問(wèn)題,現(xiàn)在大多數(shù)的PCB軟件都可以自動(dòng)走等長(zhǎng)線,很方便。


更多行業(yè)信息可查閱快點(diǎn)學(xué)院訂閱號(hào):eqpcb_cp。


本文地址:http://www.54549.cn/thread-524345-1-1.html     【打印本頁(yè)】

本站部分文章為轉(zhuǎn)載或網(wǎng)友發(fā)布,目的在于傳遞和分享信息,并不代表本網(wǎng)贊同其觀點(diǎn)和對(duì)其真實(shí)性負(fù)責(zé);文章版權(quán)歸原作者及原出處所有,如涉及作品內(nèi)容、版權(quán)和其它問(wèn)題,我們將根據(jù)著作權(quán)人的要求,第一時(shí)間更正或刪除。
您需要登錄后才可以發(fā)表評(píng)論 登錄 | 立即注冊(cè)

相關(guān)視頻

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點(diǎn)地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權(quán)所有   京ICP備16069177號(hào) | 京公網(wǎng)安備11010502021702
快速回復(fù) 返回頂部 返回列表