色偷偷偷久久伊人大杳蕉,色爽交视频免费观看,欧美扒开腿做爽爽爽a片,欧美孕交alscan巨交xxx,日日碰狠狠躁久久躁蜜桃

x
x

封裝基板出廠100歐姆,測試85歐姆?

發(fā)布時間:2022-12-7 18:25    發(fā)布者:edadoc2003
作者:一博科技高速先生成員 陳亮
封裝基板(Package Substrate)是半導(dǎo)體芯片的載體。為芯片提供連接、保護、支撐、散熱、組裝等功效,以實現(xiàn)多引腳化,縮小產(chǎn)品體積、改善電性能及散熱性、多芯片模塊化等。我們生活中看到的芯片基本都是已經(jīng)裝載在封裝基板上了,且基本都有外殼保護,只有一小部分會使用chip on board工藝直接實裝在PCB板上。


可能有小伙伴就要問了,我是做設(shè)計或者仿真的,有必要知道芯片用什么封裝外殼嗎?對此我只想說:‘肥腸’有必要哇!


不光你不信,雷豹也不信。
測試@來福:雷豹,芯片上走在表層的100歐姆高速信號,只有85歐姆,你個撲街是不是設(shè)計錯了?
設(shè)計@雷豹:表層高速信號都檢查過,都是100歐姆莫問題啊,是不是常威那個撲街加工錯了?
板廠@常威:靚仔,飯可以亂吃,話不能亂講,要用事實說話,我這邊阻抗測試是很好的喔,你們不信就測試下備份的光板。
測試@來福:光板表層阻抗真的是100歐姆,封裝之后怎么就只有85歐姆了,我們?nèi)フ野埿菃枂枴?/font>
仿真@包龍星:芯片使用了樹脂填充0.5MM的外殼,封裝基板表層的微帶線的狀態(tài)發(fā)生改變,應(yīng)該用嵌入式微帶線模型引入外殼材料參數(shù)計算阻抗,不同的外殼材料和外殼結(jié)構(gòu)會不同程度的影響傳輸線的性能。不提前考慮外殼對阻抗的影響,封裝填充之后阻抗惡化也不意外。

外殼的影響大致可以分以下三大類。
(1):GPU芯片、移動端的CPU等無外殼保護芯片,表層微帶線阻抗不會有影響。


(2):保護DIE或金線的樹脂外殼,應(yīng)用十分廣泛,大致模擬樹脂填充的wost case情況是相比無外殼狀態(tài)差分阻抗降低15歐姆左右。


(3):保護DIE或金線并兼具散熱的金屬外殼。常見于桌面級、服務(wù)器級CPU芯片以及FPGA芯片等散熱要求較高的芯片。大致模擬常規(guī)形制的金屬外殼。wost case情況是相比無外殼狀態(tài)差分阻抗降低2歐姆左右。


所以在設(shè)計和制板階段就要考慮封裝外殼對表層信號的影響:

1、根據(jù)填充材料屬性和填充結(jié)構(gòu),提前模擬填充后的走線阻抗,獲取外殼對阻抗的影響,設(shè)計和制板均需要加上這個影響,只有這樣在芯片焊接和填充外殼之后的阻抗才會達到預(yù)期值。

2、使用金屬外殼需要注意外殼粘接位置不要配置信號。如果是內(nèi)置RF模塊的芯片或者SIP不建議使用金屬外殼。
每周一篇技術(shù)文章,學(xué)習(xí)更多內(nèi)容,請百度搜索“一博科技官網(wǎng)”,直接進入學(xué)習(xí)


每周一篇技術(shù)文章,學(xué)習(xí)更多內(nèi)容,請關(guān)注二維碼

本文地址:http://www.54549.cn/thread-807423-1-1.html     【打印本頁】

本站部分文章為轉(zhuǎn)載或網(wǎng)友發(fā)布,目的在于傳遞和分享信息,并不代表本網(wǎng)贊同其觀點和對其真實性負責(zé);文章版權(quán)歸原作者及原出處所有,如涉及作品內(nèi)容、版權(quán)和其它問題,我們將根據(jù)著作權(quán)人的要求,第一時間更正或刪除。
您需要登錄后才可以發(fā)表評論 登錄 | 立即注冊

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權(quán)所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
快速回復(fù) 返回頂部 返回列表