色偷偷偷久久伊人大杳蕉,色爽交视频免费观看,欧美扒开腿做爽爽爽a片,欧美孕交alscan巨交xxx,日日碰狠狠躁久久躁蜜桃

x
x
查看: 803|回復(fù): 0
打印 上一主題 下一主題

[供應(yīng)] 基于8路3Gsps ADC的KU085 FPGA接口預(yù)處理板

[復(fù)制鏈接]
跳轉(zhuǎn)到指定樓層
樓主
發(fā)表于 2023-3-15 10:08:31 | 只看該作者 回帖獎(jiǎng)勵(lì) |倒序?yàn)g覽 |閱讀模式
基于8路3Gsps ADC的KU085 FPGA接口預(yù)處理板

一、板卡概述
    板卡采用自定義結(jié)構(gòu),可實(shí)現(xiàn)8通道高速中頻采樣和FPGA高速實(shí)時(shí)處理功能。15216739004陳(微信同號) 郵箱:orihardczk@163.com。板卡采用4片ADI公司的AD9208(兼容AD9689) ADC片,高可實(shí)現(xiàn)8 路 14-bit、3Gsps的 信號采樣功能;采用1片Xilinx公司的KU085高性能FPGA;ADC采集之后的數(shù)據(jù)通過JESD204B接口輸出給FPGA,由FPGA實(shí)時(shí)完成數(shù)字信道化接收等處理功能。時(shí)鐘芯片采用TI的LMK04828,采樣時(shí)鐘可以采用外輸入采樣時(shí)鐘。該板卡主要面向數(shù)字信道化接收機(jī)、軟件無線電、直接射頻存儲(chǔ)和寬帶信號采集等應(yīng)用。



二、性能指標(biāo)
主要指標(biāo)
  • ADC性能指標(biāo)(AD9689):
  • 分辨率:14bits;
  • 采樣率:≤2.6Gsps;
  • 模擬帶寬(-3dB):0.05MHz~4.0GHz,交流耦合;
  • ENOB:9.2bits@1.8GHz, 2.56Gsps;
  • 信號輸入:單端,功率5.4dBm @ 50Ω,MMCX/SSMC;
  • FPGA性能指標(biāo)(KU085):
  • 4100個(gè)DSP Slices;
  • 56.9 Mb RAM;
  • 外輸入采樣時(shí)鐘:-2~10dBm@ 50Ω,MMCX/SSMC;
  • 工作溫度范圍:商業(yè)級 0~50℃;工業(yè)級 -40~60℃;
  • 典型功耗:25W。

您需要登錄后才可以回帖 登錄 | 立即注冊

本版積分規(guī)則

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點(diǎn)地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權(quán)所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
快速回復(fù) 返回頂部 返回列表